2.2 Altera APEX 20K 系列器件
一. 性能特点 (1)工业界第一种实现可编程片上系统(System On a Programmable Chip_SOPC)的PLD 多核结构:查找表(LUT)逻辑、乘积项逻辑、嵌入式系统块(ESB_Embedded System Block) (2)高密度: 100000 to 1.5 million门/片,540,672位 RAM。 (3)系统级特点 -- 低功率模式设计:1.8V、2.5V电源电压。 -- 内建 4个PLL、灵活的时钟管理电路。 时钟锁定(Clock Lock)电路; 时钟自举(Clock Boost)电路; 时钟相移(Clock Shift)电路; -- 功能强大的多电压 I/O接口标准。 兼容PCI接口; 支持:1.8V,2.5V,3.3V器件; -- JTAG(Joint Test Action Group)。 (4)先进的内部连接结构 -- 四层快速通道(Fast Track)连续式 布线结构,延迟可预测 -- 专用进位链 -- 专用级联链 (5)丰富的封装形式和器件类型 144 -1020 个引脚 (6)先进的软件支持 Altera Quartus 开发系统支持 多种工作平台上:
|
|||