2.5 Xilinx XC9500系列器件
2.5.1 性能特点
(1)、与或阵列结构
(2)、JTAG实现在线编程(ISP)
可编程/擦除达10000次
(3)、800~6400个可用门(36~288个宏单元)
(4)、引脚到引脚的逻辑延迟为5.0 ns,计数器
工作频率达 125MHz
(5)、 I/O 端可编程,摆率可控。
(6)、可编程保密位
上一页 下一页 返回